به جمع مشترکان مگیران بپیوندید!

تنها با پرداخت 70 هزارتومان حق اشتراک سالانه به متن مقالات دسترسی داشته باشید و 100 مقاله را بدون هزینه دیگری دریافت کنید.

برای پرداخت حق اشتراک اگر عضو هستید وارد شوید در غیر این صورت حساب کاربری جدید ایجاد کنید

عضویت

فهرست مطالب a. sabbagh molahosseini

  • آزاده السادات عمرانی زرندی*، امیر صباغ ملاحسینی
    ساختار سخت افزاری سیستم اعداد مانده ای متشکل از چندین واحد شامل مبدل مستقیم، واحدهای محاسباتی مجزا برای انجام جمع و ضرب پیمانه ای و مبدل معکوس است. مبدل های مستقیم و معکوس که برای ارتباط سیستم اعداد مانده ای با دیگر مدارهای دیجیتال نیاز است، در واقع سربار سیستم می باشند زیرا باعت افزایش سطح تراشه و توان مصرفی می شوند. این مقاله، برای اولین بار، یک مبدل ترکیبی برای سیستم اعداد مانده ای پیشنهاد می دهد که مبدل های مستقیم و معکوس را از طریق اشتراک سخت افزار، یک پارچه می کند. برای رسیدن به این هدف، از الگوریتم تبدیل درهم مبنا استفاده شده است تا روابط حسابی تبدیل معکوس در یک قالب مشابه با روابط حسابی تبدیل مستقیم قرار گیرند. سپس با استفاده از مالتی پلکسرها و تنظیم ورودی ها، از سخت افزار مبدل معکوس، برای انجام تبدیل مستقیم استفاده شده است. نتایج حاصل از پیاده سازی VLSI مبدل ترکیبی پیشنهادی مبتنی بر تکنولوژی TSMC-65nm، برای مجموعه پیمانه {2n-1, 22n, 2n+1-1}، نشانگر کاهش حداکثر 19 درصدی سطح تراشه در مقایسه با مجموع مبدل های مستقیم و معکوس است. این در حالی است که تاخیر مبدل ترکیبی پیشنهادی حداکثر 10 درصد از تاخیر مبدل معکوس مجزا بیش تر شده است.
    کلید واژگان: حساب کامپیوتری, مدارهای حسابی دیجیتال, سیستم اعداد مانده ای, مبدل مستقیم, مبدل معکوس, جمع کننده پیمانه ای}
    A. A. Emrani Zarandi *, A. Sabbagh Molahosseini
    The Residue Number System (RNS) hardware structure consists of several components, including forward converter, separate arithmetic units for performing modular addition and multiplication, and reverse converter. Forward and reverse converters, essential in any RNS to interface with other digital circuits, represent overhead, resulting in larger chip-area and power-consumption. This work, for the first time, proposes a hybrid converter for RNS, which unifies forward and reverse converters by re-using hardware. To achieve this aim, the mixed-radix conversion (MRC) algorithm has been used for putting up the reverse conversion formulas in a similar format to forward conversion formulas. The VLSI implementation results of the proposed hybrid converter based on TSMC-65nm technology for the moduli set {2n−1, 22n, 2n+1−1} show a reduction up to 19% of the required area in comparison to the total area of the forward and reverse converters. However, the delay of the proposed hybrid converter is just 10% higher than individual reverse converter delay.
    Keywords: Computer arithmetic, digital arithmetic circuits, residue number system, forward converter, reverse converter, modular adder}
بدانید!
  • در این صفحه نام مورد نظر در اسامی نویسندگان مقالات جستجو می‌شود. ممکن است نتایج شامل مطالب نویسندگان هم نام و حتی در رشته‌های مختلف باشد.
  • همه مقالات ترجمه فارسی یا انگلیسی ندارند پس ممکن است مقالاتی باشند که نام نویسنده مورد نظر شما به صورت معادل فارسی یا انگلیسی آن درج شده باشد. در صفحه جستجوی پیشرفته می‌توانید همزمان نام فارسی و انگلیسی نویسنده را درج نمایید.
  • در صورتی که می‌خواهید جستجو را با شرایط متفاوت تکرار کنید به صفحه جستجوی پیشرفته مطالب نشریات مراجعه کنید.
درخواست پشتیبانی - گزارش اشکال